搜索
利用 Cadence Allegro PCB SI進(jìn)行SI仿真分析高速電路有兩個(gè)方面的含義, 一是頻率高, 通常認(rèn)為數(shù)字電路的頻率達(dá)到或是超45MHZ至50MHZ,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)系統(tǒng)的三分之一,就稱為高速電路;二是從信號(hào)的上升與下降時(shí)間考慮,當(dāng)信號(hào)的上升時(shí)小于6倍信號(hào)傳輸延時(shí)時(shí)即認(rèn)為信號(hào)是高速信號(hào)
2014/09/26
14648
信號(hào)完整性SI工程師必須具備什么條件線路原理有一定的認(rèn)識(shí),熟悉一些常見的仿真軟件,能對(duì)一些關(guān)鍵的網(wǎng)絡(luò)進(jìn)行仿真。.對(duì)于元器件的有良好的認(rèn)識(shí),不僅是磁珠、濾波器、扼流圈、瞬態(tài)抑制器件,還要從高頻的角度認(rèn)識(shí)電阻,電容,電感...
2014/09/24
8098
《于博士SI設(shè)計(jì)手記:信號(hào)完整性揭秘》本書是在作者多年工程設(shè)計(jì)和科研過程中積累的大量筆記基礎(chǔ)上,選取對(duì)工程設(shè)計(jì)極其重要的部分內(nèi)容整理而成的,著重闡述與工程設(shè)計(jì)密切相關(guān)的信號(hào)完整性基礎(chǔ)知識(shí)。本書主要講述了數(shù)字信號(hào)特征、傳輸線等理論基礎(chǔ),反射、串?dāng)_等基本的信號(hào)完整性問題,以及s參數(shù)、差分互連、阻抗不連續(xù)性、抖動(dòng)、均衡等高速串行互連設(shè)計(jì)的必備知識(shí),最后介紹了工程設(shè)計(jì)中必備的電源完整性入門知識(shí)。
2014/09/19
44097
SI經(jīng)典名著三部曲之《高速數(shù)字設(shè)計(jì)》這是一本論述高數(shù)數(shù)字電路設(shè)計(jì)的經(jīng)典著作,被業(yè)內(nèi)同行奉為數(shù)字電路設(shè)計(jì)的“寶典”,是高速數(shù)字電路設(shè)計(jì)從入門到精通的最佳參考書之一,在信號(hào)完整性和EMC領(lǐng)域是公認(rèn)的最有價(jià)值的教材之一。
2014/09/19
33407
電源完整性之a(chǎn)pSIm-spi篇在PCB設(shè)計(jì)中,高速電路的布局布線和質(zhì)量分析無疑是工程師們討論的焦點(diǎn)。尤其是如今的電路工作頻率越來越高,例如一般的數(shù)字信號(hào)處理(DSP)電路板應(yīng)用頻率在150-200MHz是很常見的,CPU板在實(shí)際應(yīng)用中達(dá)到500MHz以上已經(jīng)不足為奇,在通信行業(yè)中Ghz電路的設(shè)計(jì)已經(jīng)十分普及
2014/09/17
8118


