18成人片黄网站www,成人永久高清在线观看,色妞+综合,福利乱码卡一卡二卡新区,人人爽人人澡人人人人妻

首頁>技術中心>詳情

利用 Cadence Allegro PCB SI進行SI仿真分析

時間2014/09/26
人物Lee
評論0
查看者14656

本文主要針對高速電路中的信號完整性分析,利用 Cadence Allegro PCB SI 工具進行信號完整性(SI)分析。

目錄

一、 高速數字電路的基本知識 

1.1  高速電路的定義 

1.2  高速 PCB  的設計方法

1.3  微帶線與帶狀線 

1.4  常見的高速數字電路 

1.4.1 ECL(Emitter Coupled Logic) 射級耦合電路

1.4.2 CML(Current Mode Logic) 電流模式電路 

1.4.3 GTL(Gunning Transceiver Logic) 電路 

1.4.4 TTL(Transistor Transistor Logic) 電路

1.4.5 BTL(BackPlane Transceiver Logic) 電路 

1.5  信號完整性 

1.4.1  反射(Reflection ) 

1.4.2  串擾(Crosstalk )

1.4.3  過沖(Overshoot )與下沖(Undershoot ) 

1.4.4  振鈴(Ringring ) 

1.4.5  信號延遲(Delay)

二、 信號完整性分析和仿真流程 

2.1 SpecctraQuest interconnect Designer  的性能簡介 

2.2 SpectraQuest(PCB SI) 仿真流程 

三、 仿真前的準備 

3.1 IBIS  模型 

3.1.1 IBIS  模型介紹 

3.1.2 IBIS  模型的獲取方法

3.1.2  驗證 IBIS  模型 

3.2  預布局

3.3  電路板設置要求(Setup Advisor )

3.3.1  疊層設置(Edit Cross-section )

3.3.2  設置 DC  電壓值(Identify DC Nets )

3.3.3  器件設置(Device Setup ) 

3.3.4 SI  模型分配(SI Model Assignment )

四、 約束驅動布局

4.1  預布局提取和仿真

4.1.2  預布局拓撲提取分析

4.1.3  執(zhí)行反射仿真 

4.1.4  反射仿真測量 

4.2  設置和添加約束 

4.2.1  運行參數掃描 

4.2.2  為拓撲添加約束 

4.2.3  分析拓撲約束

五、 布線后仿真 

5.1  后仿真

5.2  反射仿真 

5.2.1  設置參數 

5.2.2  指定要仿真的網絡 

5.2.3  執(zhí)行仿真

5.3  綜合仿真 

5.4  串擾仿真 

5.5 Simultaneous Switching Noisie  仿真

5.6  多析仿真 

六、 參考文獻 

......


更多內容:點擊下載


評論

掃描二維碼咨詢客戶經理

關注華秋電路官方微信

華秋電路微信公眾賬號

實時查看最新訂單進度

聯系我們:

0755-83688678

工作時間:

周一至周五(9:00-12:00,13:30-18:30)節(jié)假日除外